Fernando Flores Garcia

ASOCIADO/A TIPO 3 PARCIAL DE 4 HORAS

Docencia

2025/2026
Titulación Materia Nome Carác. Horas
11469 21834 Sensores electrónicos avanzados 14.00
11471 21928 Sensores electrónicos avanzados 0.00
11487 22138 Fundamentos de electrónica 32.50
11489 22198 Electrónica digital y microcontroladores 72.00
11501 39011 Electrónica digital y microcontroladores 0.00
11502 39075 Electrónica digital y microcontroladores 0.00
2024/2025
Titulación Materia Nome Carác. Horas
11469 21852 Laboratorio de proyectos 7.00
11489 22196 Instrumentación electrónica I 36.00
11489 22198 Electrónica digital y microcontroladores 72.00
11498 22906 Fundamentos de electrónica para biomedicina 34.00
11500 38929 Fundamentos de electrónica para biomedicina 0.00
11501 39002 Fundamentos de electrónica para biomedicina 0.00
11501 39011 Electrónica digital y microcontroladores 0.00
11502 39069 Instrumentación electrónica I 0.00
11502 39075 Electrónica digital y microcontroladores 0.00
2023/2024
Titulación Materia Nome Carác. Horas
V05G301V01 G301427 Laboratorio de proxectos OB 14
V05G301V01 G301302 Circuítos electrónicos programables OB 16
V12G330V01 G330503 Instrumentación electrónica I OB 18
V12G330V01 G330601 Electrónica dixital e microcontroladores OB 72

    2024/2025

    Adaptation and Hardware/Software implementation of a fast Fourier transform architecture in Versal ACAP configurable logic devices - Traballo Fin de Máster RD 1393/2007
    Infraestrutura de comunicación e control sobre a FPGA GateMate de
    Cologne Chip. - Traballo Fin de Grao RD 1393/2007
    IMPLEMENTACIÓN EN FPGA DUN SISTEMA DE VISIÓN ARTIFICIAL BASEADO EN TRANSFORMADORES DE VISIÓN - Traballo Fin de Grao RD 1393/2007
    DESEÑO E IMPLEMENTACIÓN DE BLOQUES DE CÁLCULO DE FUNCIÓNS NON LINEAIS EN DISPOSITIVOS DE LÓXICA CONFIGURABLE CON ARITMÉTICA DE COMA FLOTANTE NON ESTÁNDAR. - Traballo Fin de Grao RD 1393/2007
    Estudo e mellora do proceso de produción dun intercambiador de calor para baterías de coches eléctricos a través de soldadura láser - Traballo Fin de Grao RD 1393/2007

    2023/2024

    Simulación e implementación en dispositivos de lóxica configurable FPGA de bloques de cómputo en aritmética coma flotante de formato non estándar. - Traballo Fin de Grao RD 1393/2007