María Dolores Valdés Peña

Profesor/a contratado/a doutor/a

Docencia

2020/2021
Titulación Materia Nome Carác. Horas
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 64
V05G300V01 G300502 Circuítos electrónicos programables OB 28
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 56
V05G300V01 G300921 Deseño de aplicacións con microcontroladores OP 21
V05G301V01 G301206 Tecnoloxía electrónica OB 98
2019/2020
Titulación Materia Nome Carác. Horas
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 40
V05G300V01 G300921 Deseño de aplicacións con microcontroladores OP 21
V05G300V01 G300401 Tecnoloxía electrónica OB 84
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 56
2018/2019
Titulación Materia Nome Carác. Horas
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 40
V05G300V01 G300921 Deseño de aplicacións con microcontroladores OP 21
V05G300V01 G300802 Laboratorio de proxectos OB 7
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 56
V05G300V01 G300502 Circuítos electrónicos programables OB 87
V05G300V01 G300401 Tecnoloxía electrónica OB 42
V12G330V01 G330601 Electrónica dixital e microcontroladores OB 10
2017/2018
Titulación Materia Nome Carác. Horas
V05G300V01 G300401 Tecnoloxía electrónica OB 43
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 40
V05G300V01 G300802 Laboratorio de proxectos OB 7
V05G300V01 G300921 Deseño de aplicacións con microcontroladores OP 14
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 49
V12G330V01 G330601 Electrónica dixital e microcontroladores OB 20
2016/2017
Titulación Materia Nome Carác. Horas
305010V01 305010769 Laboratorio de sistemas dixitais programables II OP 0.0
V05G300V01 G300502 Circuítos electrónicos programables OB 50
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 49
V05G300V01 G300401 Tecnoloxía electrónica OB 14
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 35
V05G300V01 G300802 Laboratorio de proxectos OB 14
V05G300V01 G300624 Electrónica analóxica OP 7
2015/2016
Titulación Materia Nome Carác. Horas
V05G300V01 G300802 Laboratorio de proxectos OB 14
V05G300V01 G300401 Tecnoloxía electrónica OB 28
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 63
305010V01 305010769 Laboratorio de sistemas dixitais programables II OP 0.0
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 28
2014/2015
Titulación Materia Nome Carác. Horas
V05G300V01 G300522 Sistemas electrónicos de procesado de sinal OP 32
V05G300V01 G300401 Tecnoloxía electrónica OB 28
V05G300V01 G300802 Laboratorio de proxectos OB 14
305210V01 305210322 Instrumentación electrónica e sensores OB 0.0
305110V01 305110323 Instrumentación electrónica e sensores OB 0.0
305010V01 305010769 Laboratorio de sistemas dixitais programables II OP 0.0
305010V01 305010302 Sistemas dixitais programables I TR 0.0
305010V01 305010324 Laboratorio de sistemas programables OP 0.0
312210V01 312210906 Sistemas electrónicos TR 0.0
V05M145V01 M145203 Sistemas Electrónicos Dixitais Avanzados OB 28

Titorías presenciais horario fixo

O docente ten unha oferta de titorías presenciais en horario fixo coa seguinte programación:

Día da semana
Martes
Rango de horas
11:00 - 14:00
Lugar
Despacho 237, Escola de Enxeñaría Industrial
Cuadrimestre
2º Cuatrimestre (2020/2021)

Titorías presenciais concertadas

O docente ten unha oferta de titorías presenciais concertadas durante o período 2º Cuatrimestre (2020/2021). Para concertar unha cita podes facelo dende a túa Secretaría Online.

2020/2021

Deseño e implementación dun sistema de comunicacións baseado en Narrowband-IoT - Traballo Fin de Grao RD 1393/2007

2019/2020

Deseño e implementación dun sistema SDR baseado en SCA para a recepción de sinais marítimas - Traballo Fin de Máster RD 1393/2007
Deseño e implementación nunha FPGA de funcións de procesado de audio para guitarra eléctrica - Traballo Fin de Grao RD 1393/2007
Aplicación de técnicas de reconfiguración parcial ao deseño de sistemas de procesado de sinal para equipos SDR (Software Defined Radio) - Traballo Fin de Grao RD 1393/2007
Implementación dun sistema para detección de cetáceos en tempo real sobre unha plataforma FPGA - Traballo Fin de Grao RD 1393/2007
Optimización da implementación nunha FPGA do algoritmo AES-128 - Traballo Fin de Grao RD 1393/2007

2018/2019

Sistema de control dixital do módulo MIKROE TFT Proto-7 - Traballo Fin de Grao RD 1393/2007

2017/2018

Sistema de medida da frecuencia cardíaca baseado en FPGA - Traballo Fin de Grao RD 1393/2007
Control mediante FPGA dun módulo VmodTFT de Digilent Inc. - Traballo Fin de Grao RD 1393/2007
Sistema de control domótico baseado en WiFi - Traballo Fin de Grao RD 1393/2007
Sistema de control dunha cámara de vídeo mediante unha FPGA. - Traballo Fin de Grao RD 1393/2007
Realización dun sistema autónomo de medida de temperatura multicanle para a monitorización do illamento térmico - Traballo Fin de Grao RD 1393/2007
Aceleración de algoritmos de visión estéreo empregando FPGAs - Traballo Fin de Máster RD 1393/2007

2016/2017

Deseño dunha API para a xestión de sensores e actuadores para un concentrador de datos - Traballo Fin de Máster RD 1393/2007

2015/2016

Deseño dun sistema de visión estereoscópica basado en FPGA - Traballo Fin de Grao RD 1393/2007

2014/2015

Sistema encaixado en FPGA para a implementación do algortimo de Canny - Traballo Fin de Grao RD 1393/2007

2013/2014

Implementación dun sistema embebido de medidas xiroscópicas baseado en FPGA - Traballo Fin de Grao RD 1393/2007
Implementación hardware de algoritmos de procesado de imaxe - Traballo Fin de Grao RD 1393/2007